SAK-TC264D-40F200W BC Infineon
Disponible
SAK-TC264D-40F200W BC Infineon
La famille de produits TC26x présente les caractéristiques suivantes : • Microcontrôleur haute performance avec deux cœurs de processeur • Un processeur TriCore super-scalaire 32 bits (TC1.6P), présentant les caractéristiques suivantes : – Performances supérieures en temps réel – Forte gestion des bits – Capacités DSP entièrement intégrées – Unité multipliée-accumulation capable de supporter 2 opérations MAC par cycle – Fonctionnement jusqu’à 200 MHz à pleine plage de température – Jusqu’à 120 Ko de RAM de bloc-notes de données (DSPR) – Jusqu’à 32 Ko de RAM de bloc-notes d’instructions (PSPR) – Cache d’instructions de 16 Ko (ICACHE) – Cache de données de 8 Ko (DCACHE) • Processeur TriCore scalaire économe en énergie (TC1.6E), présentant les caractéristiques suivantes : – Compatibilité du code binaire avec TC1.6P – fonctionnement jusqu’à 200 MHz sur toute la plage de température – jusqu’à 72 Ko de RAM de bloc-notes de données (DSPR) – jusqu’à 16 Ko de RAM de bloc-notes d’instructions (PSPR) – Cache d’instructions de 8 Ko (ICACHE) – Tampon de lecture de données de 0,125 Ko (DRB) • Cœur fantôme verrouillé pour TC1.6P • Plusieurs mémoires sur puce – Toutes NVM et SRAM intégrées sont protégés par ECC - jusqu’à 2,5 Mo Mémoire Flash Programme (PFLASH) - jusqu’à 96 Ko Mémoire Flash de données (DFLASH) utilisable pour l’émulation EEPROM - 0 Ko de mémoire (LMU) - BootROM (BROM) - Contrôleur DMA 48 canaux avec transfert de données sécurisé - Système d’interruption sophistiqué (protégé ECC) - Structure de bus sur puce haute performance - Interconnexion à barres transversales (SRI) 64 bits offrant un accès parallèle rapide entre les maîtres de bus, Processeurs et mémoires – SPB (System Peripheral Bus) 32 bits pour les périphériques et les unités fonctionnelles sur puce – Pont à un bus (SFI Bridge) • Unité de gestion de la sécurité (SMU) pour la gestion des alarmes du moniteur de sécurité • Unité de test de mémoire avec fonctions ECC, initialisation de la mémoire et MBIST (MTU) • Moniteur d’E/S matériel (IOM) pour la vérification des E/S numériques • Unités périphériques polyvalentes sur puce – Quatre canaux série asynchrones/synchrones (ASCLIN) avec prise en charge matérielle LIN (V1.3, V2.0, V2.1 et J2602) jusqu’à 50 MBaud – Quatre canaux d’interface SPI en file d’attente (QSPI) avec capacité maître et esclave jusqu’à 50 Mbit/s – Liaison série haut débit (HSSL) pour la communication série interprocesseur jusqu’à 320 Mbit/s
– Deux interfaces série Micro Second Bus (MSC) pour l’extension du port série à des dispositifs d’alimentation externes – Un module MultiCAN+ avec 5 nœuds CAN et 256 objets de message assignables libres pour une gestion des données à haute efficacité via la mise en mémoire tampon FIFO et le transfert de données de passerelle – 6 canaux SENT (Single Edge Nibble Transmission) pour la connexion aux capteurs – Un module FlexRayTM avec 2 canaux (E-Ray) prenant en charge V2.1 – Un module de minuterie générique (GTM) fournissant un ensemble puissant de filtrage de signal numérique et de minuterie fonctionnalité permettant de réaliser une gestion autonome et complexe des entrées/sorties - Un module Capture / Compare 6 (deux noyaux CCU60 et CCU61) - Une unité de temporisation à usage général 12 (GPT120) - Interface de capteur périphérique à trois canaux conforme à la V1.3 (PSI5) - Interface de capteur périphérique avec PHY série (PSI5-S) - Interface de bus de circuit inter-intégré (I2C) conforme à la V2.1 - MAC Ethernet IEEE802.3 avec interfaces RMII et MII (ETH) • Contrôleur de veille 8 bits (TC2x_SCR) - Deux minuteries 8 bits - Un Minuterie 16 bits - Unité de comparaison de capture Timer 2 - Horloge en temps réel - Récepteur/émetteur asynchrone universel - Interface série synchrone haute vitesse - Filtre CAN de réveil • ADC d’approximation successive polyvalent (VADC) - Cluster de 4 noyaux ADC indépendants - Plage de tension d’entrée de 0 V à 5,5 V (alimentation ADC) • ADC Delta-Sigma (DSADC) - Trois/Quatre canaux • Ports d’E/S programmables numériques • Prise en charge du débogage sur puce pour OCDS de niveau 1 (CPU, DMA, bus sur puce) • Puce de périphérique d’émulation dédiée disponible (ED) - débogage multicœur, traçage en temps réel et étalonnage - Aurora Gigabit Trace Port (AGBT) sur certaines variantes (voir ci-dessous) - interface JTAG (IEEE 1149.1) ou DAP (Device Access Port) à quatre / cinq fils • Système de gestion de l’alimentation et régulateurs sur puce • Unité de génération d’horloge avec PLL système et Flexray PLL • Régulateur de tension intégré
La famille de produits TC26x présente les caractéristiques suivantes : • Microcontrôleur haute performance avec deux cœurs de processeur • Un processeur TriCore super-scalaire 32 bits (TC1.6P), présentant les caractéristiques suivantes : – Performances supérieures en temps réel – Forte gestion des bits – Capacités DSP entièrement intégrées – Unité multipliée-accumulation capable de supporter 2 opérations MAC par cycle – Fonctionnement jusqu’à 200 MHz à pleine plage de température – Jusqu’à 120 Ko de RAM de bloc-notes de données (DSPR) – Jusqu’à 32 Ko de RAM de bloc-notes d’instructions (PSPR) – Cache d’instructions de 16 Ko (ICACHE) – Cache de données de 8 Ko (DCACHE) • Processeur TriCore scalaire économe en énergie (TC1.6E), présentant les caractéristiques suivantes : – Compatibilité du code binaire avec TC1.6P – fonctionnement jusqu’à 200 MHz sur toute la plage de température – jusqu’à 72 Ko de RAM de bloc-notes de données (DSPR) – jusqu’à 16 Ko de RAM de bloc-notes d’instructions (PSPR) – Cache d’instructions de 8 Ko (ICACHE) – Tampon de lecture de données de 0,125 Ko (DRB) • Cœur fantôme verrouillé pour TC1.6P • Plusieurs mémoires sur puce – Toutes NVM et SRAM intégrées sont protégés par ECC - jusqu’à 2,5 Mo Mémoire Flash Programme (PFLASH) - jusqu’à 96 Ko Mémoire Flash de données (DFLASH) utilisable pour l’émulation EEPROM - 0 Ko de mémoire (LMU) - BootROM (BROM) - Contrôleur DMA 48 canaux avec transfert de données sécurisé - Système d’interruption sophistiqué (protégé ECC) - Structure de bus sur puce haute performance - Interconnexion à barres transversales (SRI) 64 bits offrant un accès parallèle rapide entre les maîtres de bus, Processeurs et mémoires – SPB (System Peripheral Bus) 32 bits pour les périphériques et les unités fonctionnelles sur puce – Pont à un bus (SFI Bridge) • Unité de gestion de la sécurité (SMU) pour la gestion des alarmes du moniteur de sécurité • Unité de test de mémoire avec fonctions ECC, initialisation de la mémoire et MBIST (MTU) • Moniteur d’E/S matériel (IOM) pour la vérification des E/S numériques • Unités périphériques polyvalentes sur puce – Quatre canaux série asynchrones/synchrones (ASCLIN) avec prise en charge matérielle LIN (V1.3, V2.0, V2.1 et J2602) jusqu’à 50 MBaud – Quatre canaux d’interface SPI en file d’attente (QSPI) avec capacité maître et esclave jusqu’à 50 Mbit/s – Liaison série haut débit (HSSL) pour la communication série interprocesseur jusqu’à 320 Mbit/s
– Deux interfaces série Micro Second Bus (MSC) pour l’extension du port série à des dispositifs d’alimentation externes – Un module MultiCAN+ avec 5 nœuds CAN et 256 objets de message assignables libres pour une gestion des données à haute efficacité via la mise en mémoire tampon FIFO et le transfert de données de passerelle – 6 canaux SENT (Single Edge Nibble Transmission) pour la connexion aux capteurs – Un module FlexRayTM avec 2 canaux (E-Ray) prenant en charge V2.1 – Un module de minuterie générique (GTM) fournissant un ensemble puissant de filtrage de signal numérique et de minuterie fonctionnalité permettant de réaliser une gestion autonome et complexe des entrées/sorties - Un module Capture / Compare 6 (deux noyaux CCU60 et CCU61) - Une unité de temporisation à usage général 12 (GPT120) - Interface de capteur périphérique à trois canaux conforme à la V1.3 (PSI5) - Interface de capteur périphérique avec PHY série (PSI5-S) - Interface de bus de circuit inter-intégré (I2C) conforme à la V2.1 - MAC Ethernet IEEE802.3 avec interfaces RMII et MII (ETH) • Contrôleur de veille 8 bits (TC2x_SCR) - Deux minuteries 8 bits - Un Minuterie 16 bits - Unité de comparaison de capture Timer 2 - Horloge en temps réel - Récepteur/émetteur asynchrone universel - Interface série synchrone haute vitesse - Filtre CAN de réveil • ADC d’approximation successive polyvalent (VADC) - Cluster de 4 noyaux ADC indépendants - Plage de tension d’entrée de 0 V à 5,5 V (alimentation ADC) • ADC Delta-Sigma (DSADC) - Trois/Quatre canaux • Ports d’E/S programmables numériques • Prise en charge du débogage sur puce pour OCDS de niveau 1 (CPU, DMA, bus sur puce) • Puce de périphérique d’émulation dédiée disponible (ED) - débogage multicœur, traçage en temps réel et étalonnage - Aurora Gigabit Trace Port (AGBT) sur certaines variantes (voir ci-dessous) - interface JTAG (IEEE 1149.1) ou DAP (Device Access Port) à quatre / cinq fils • Système de gestion de l’alimentation et régulateurs sur puce • Unité de génération d’horloge avec PLL système et Flexray PLL • Régulateur de tension intégré
Veuillez vous assurer que vos coordonnées sont correctes. Votre message directement au(x) destinataire(s) et ne sera pas être affiché publiquement. Nous ne distribuerons ni ne vendrons jamais votre personnel à des tiers sans votre autorisation expresse.