S9S12G48BCLC NXP
Disponible |
S9S12G48BCLC NXP
Le processeur S12 est une unité de traitement 16 bits à grande vitesse :
• Les chemins de données 16 bits prennent en charge un fonctionnement arithmétique efficace et une exécution mathématique à grande vitesse
• Comprend de nombreuses instructions sur un octet. Cela permet une utilisation beaucoup plus efficace de l’espace ROM.
• Ensemble complet de capacités d’adressage indexé, notamment :
— Utilisation du pointeur de pile comme registre d’indexation dans toutes les opérations indexées
— Utilisation du compteur de programme comme registre d’indexation dans tous les modes sauf en mode d’incrémentation/décrémentation automatique
— Décalages d’accumulateurs à l’aide d’accumulateurs A, B ou D
— Pré-décrémentation, pré-incrémentation, post-décrémentation et post-incrémentation automatiques de l’index (de -8 à +8)
La mémoire flash sur puce de la famille MC9S12G comprend les caractéristiques suivantes :
• Jusqu’à 240 Ko de mémoire flash programme
— 32 bits de données et 7 bits de syndrome ECC (code de correction d’erreur) permettent la correction d’erreur sur un seul bit et la détection de double défaut
— Effacer la taille du secteur 512 octets
— Programme automatisé et algorithme d’effacement
— Réglage du niveau de marge de l’utilisateur pour les lectures
— Schéma de protection pour empêcher la programmation ou l’effacement accidentel
• EEPROM jusqu’à 4 Ko
— 16 bits de données et 6 bits de syndrome ECC (code de correction d’erreur) permettent la correction d’erreur sur un seul bit et la détection de double défaut
— Effacer la taille du secteur 4 octets
— Programme automatisé et algorithme d’effacement
— Réglage du niveau de marge de l’utilisateur pour les lectures
Le processeur S12 est une unité de traitement 16 bits à grande vitesse :
• Les chemins de données 16 bits prennent en charge un fonctionnement arithmétique efficace et une exécution mathématique à grande vitesse
• Comprend de nombreuses instructions sur un octet. Cela permet une utilisation beaucoup plus efficace de l’espace ROM.
• Ensemble complet de capacités d’adressage indexé, notamment :
— Utilisation du pointeur de pile comme registre d’indexation dans toutes les opérations indexées
— Utilisation du compteur de programme comme registre d’indexation dans tous les modes sauf en mode d’incrémentation/décrémentation automatique
— Décalages d’accumulateurs à l’aide d’accumulateurs A, B ou D
— Pré-décrémentation, pré-incrémentation, post-décrémentation et post-incrémentation automatiques de l’index (de -8 à +8)
La mémoire flash sur puce de la famille MC9S12G comprend les caractéristiques suivantes :
• Jusqu’à 240 Ko de mémoire flash programme
— 32 bits de données et 7 bits de syndrome ECC (code de correction d’erreur) permettent la correction d’erreur sur un seul bit et la détection de double défaut
— Effacer la taille du secteur 512 octets
— Programme automatisé et algorithme d’effacement
— Réglage du niveau de marge de l’utilisateur pour les lectures
— Schéma de protection pour empêcher la programmation ou l’effacement accidentel
• EEPROM jusqu’à 4 Ko
— 16 bits de données et 6 bits de syndrome ECC (code de correction d’erreur) permettent la correction d’erreur sur un seul bit et la détection de double défaut
— Effacer la taille du secteur 4 octets
— Programme automatisé et algorithme d’effacement
— Réglage du niveau de marge de l’utilisateur pour les lectures
Veuillez vous assurer que vos coordonnées sont correctes. Votre message directement au(x) destinataire(s) et ne sera pas être affiché publiquement. Nous ne distribuerons ni ne vendrons jamais votre personnel à des tiers sans votre autorisation expresse.